- Define and implement DFT architecture of IP design
- Do SCAN insertion and ATPG simulation (with and without timing)
- Analyze and improve test coverage
- STA DFT timing constraints develop and analysis
- Make DFT integration guidelines to SoC level
- Complete all design quality checks and data quality checks
- Do FMEDA, DFMEA analysis and report.
- Locate in Da Nang
- BS/MS/PhD in Electronics Engineering, Electromechanics, Telecommunications.
- 5+ years of experience in DFT design
- Strong knowledge of DFT architectures & methodologies which includes Scan insertion, ATPG, JTAG, etc
- Have knowledge in FUSA, ISO26262, FMEDA, DFMEA is a big plus
- Strong debug skills and demonstrated experiences in Perl /TCL/Python scripting is a plus
- Strong skill with design tools: Synopsys Design Compiler, VCS, Formality, TetraMAX
- Design experience in MBIST ,LBIST and Analog DFT is an added advantage.
- Highly responsible, result oriented
- Good English communication both verbally and in writing
- Great team player, willing to support others
- Self-motivated and highly enthusiasm in technology and solving problems
Công ty TNHH Compal (Việt Nam) là Công ty 100% vốn đầu tư nước ngoài (Đài Loan), là doanh nghiệp trong danh sách Top 500 công ty hàng đầu thế giới, danh sách Top 100 công ty công nghệ toàn cầu, là công ty xếp hạng thứ ba tại Đài Loan, chuyên sản xuất máy tính xách tay, các thiết bị ngoại vi, thiết bị thông minh khác như đồng hồ thông minh, xe hơi thông minh,…
Compal Electronics vinh dự được xếp hạng thứ 10 trong iF’s WORLD DESIGN INDEX 2023, bảng xếp hạng các công ty trên toàn thế giới về sự sáng tạo và thiết kế xuất sắc. Đáng chú ý, Compal còn giữ vững vị trí số 2 nổi bật trên toàn cầu ở hạng mục máy tính. Với 17 danh hiệu nổi bật trên chín hạng mục thiết kế, điều này đánh dấu những chiến thắng liên tiếp trong hơn một thập kỷ của Compal với tổng cộng 135 thiết kế iF chiến thắng. Giải thưởng nêu bật cam kết không ngừng nghỉ của Compal đối với những đổi mới mang tính nhân văn và thiết kế sâu sắc.